Western Digital começa a enviar SSDs com memória QLC de 96 camadas

Western Digital começa a enviar SSDs com memória QLC de 96 camadas

A Western Digital é a mais nova fabricante de SSDs a apostar em unidades baseadas em chips de memória QLC (quatro bits por célula) de 96 camadas. Intel e Samsung são outras grandes corporações que já estão lançando unidades de armazenamento com esse tipo de memória.

A WD revelou a informação durante a divulgação do seu relatório financeiro. A companhia diz que inicialmente serão vendidos cartões SD, pendrives e SSDs externos com essa nova memória, SSDs para uso interno serão lançados posteriormente. Os chips de memória QLC que a Western Digital irá utilizar vem da Kioxia, novo nome da divisão de memórias da Toshiba. Os atuais chips NAND da empresa com células QLC têm capacidade de 1,33 Terabit, atualmente os chips de maior capacidade do setor. Constatou-se durante a mesma apresentação que a produção de chips é de 96 camadas.

A QLC BiCS4 é nossa segunda geração com dispositivos de 4-bits-por-célula, e é construído em cima dos aprendizados da nossa implementação de QLC no BiCS4 de 64 camadas. Com o melhor custo de estrutura intrínseco de qualquer produto NAND, a BiCS4 destaca nossas forças no desenvolvimento de inovações flash que permitem que os dados de nossos consumidores prosperem através de varejo, mobile, produtos embutidos, produtos para clientes e ambientes corporativos. Nós temos expectativa de que a tecnologia de quatro-bits-por-célula vai encontrar uso mainstream em todas essas aplicações”.
– Siva Sivaram, vice-presidente executivo da Western Digital

Os chips QLC podem ser considerados como um dos principais fatores para a redução do preço dos SSDs, reduzindo cada vez mais a diferença de preço entre unidades baseadas em NVMe das mais antigas, que são AHCI.

No lado negativo a principal ressalva em relação ao uso de QLC é o impacto na durabilidade, já que essa solução de armazenar mais bits por célula acaba resultando em uma redução da vida útil. Como estamos falando de chips NAND a adição de mais bits por célula reduz a quantidade de vezes que ela pode ser reescrita. No entanto, há recursos como o mecanismo de correção de erro ou de redução de desgaste que dão uma ajuda para balancear o processo de desgaste.

Sobre o Autor

Editor-chefe no Hardware.com.br, aficionado por tecnologias que realmente funcionam. Segue lá no Insta: @plazawilliam Elogios, críticas e sugestões de pauta: william@hardware.com.br
Leia mais
Redes Sociais:

Deixe seu comentário

X